XYZ³nÅé«æ¥ý¾W


QuickLogic QuickWorks v2010.4.1 §C¥\¯Ó¤ÀªR³nÅé ­^¤å¯}¸Ñª©




-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
³nÅé¦WºÙ:QuickLogic QuickWorks v2010.4.1 §C¥\¯Ó¤ÀªR³nÅé ­^¤å¯}¸Ñª©
»y¨tª©¥»:­^¤å¯}¸Ñª©
¥úºÐ¤ù¼Æ:³æ¤ù¸Ë
¯}¸Ñ»¡©ú:
¨t²Î¤ä´©:For Windows XP/Vista/7
³nÅéÃþ«¬:§C¥\¯Ó¤ÀªR³nÅé
µwÅé»Ý¨D:PC
§ó·s¤é´Á:2011-07-05
©x¤èºô¯¸:
¤¤¤åºô¯¸:
³nÅ鲤¶:
¾P°â»ù®æ:$80¤¸
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
¡@



¯}¸Ñ»¡©ú:¦w¸Ë§¹¦¨«á¡A½Ð±N¥úºÐ \crack¥Ø¿ý¤UªºÀɮסA½Æ»s¨ì¥Dµ{¦¡ªº
         ¦w¸Ë¥Ø¿ý¤º¤¤¡A¨ÃÂл\, §Y¥i¯}¸Ñ!
¡@
³nÅ鲤¶:
¡@
¶W§C¥\¯ÓFPGAªº»â¾É¼t°ÓQuickLogic¤½¥q«Å§G¡A¨äQuickWorks„¥¶}µo³nÅé¤w¸g¤W
¥«¡A¥¦±N¹ï¨ä·s«¬PolarPro¶W§C¥\¯Ó²{³õ¥i½sµ{¹h°}¦C¡]FPGA¡^¨t¦C´£¨Ñ¥þ­±¤ä´©¡C
QuickLogic ¬O¤@­Ó¥i½sµ{ÅÞ¿è°}¦C¡]FPGA¡^©M´O¤J¦¡¼Ð·Ç²£«~¡]ESP¡^³]­pÀô¹Ò¡C
¥L¯à§ó§Ö§ó¦³®Ä¦aÀ°§U§A´£°ª¥Í²£®Ä²v¡AÁYµu³]­p¶g´Á¡A¹F¦¨³]­p¥Ø¼Ð©M¥\¯Ó­n¨D
¡C QuickLogic ´£¨Ñ§¹µ½ªº¤u¨ã¨Ï§Aªº²£«~±q·§©À¨ì´¹¤ù¶°¦¨¡C
QuickWorks ¤ä´©Windows¡ASun Solaris©MLinux§@·~¨t²Î¡C´£¨Ñ§¹¾ãªº³]­pÀô¹Ò¡G
­ì²z¹Ï¡AHDL°ò¦³]­p¿é¤J¡AHDL»y¨¥½s¿è¤Î«ü«n¡AÅÞ¿è¦X¦¨¡AÅÞ¿è³æ¤¸¤Î³s±µ¡A
®É§Ç¤ÀªR©M¥é¯u¡C
QuickWorks¶}µo³nÅé¤ä´©QuickLogic Eclipse II¨t¦CFPGA¡C³q¹L¦bÅÞ¿è§G§½®É¹ï¥\
¯Ó½á¤©Àu¥ý¶¶§Ç¡A¥i¤j¤j´î¤p°ÊºA¥\¯Ó¡C¥\²v­pºâ¾¹¥i·Ç½T¦a¹ï°ò©ó¹ê»Ú©ñ¸m§G½uµ²
ªGªº°ÊºA¥\¯Ó¶i¦æ«Ø¼Ò¡AÂQ¾É¥\¯à¥i¦Û°Ê¥Í¦¨±q²£«~¨ìFPGAªºVerilog©ÎVHDL¤¶­±¡C
 
´x¤W«¬¡B²¾°Ê¡B¥iÙ[¦¡®ø¶O¹q¤l¥«³õ¦b¤£°±¦a§Ö³t¼Wªø¡AÀH¤§¦Ó¨Óªº¥\¯Ó°ÝÃD¹ï¹q¤l
²£«~ªº¶}µoÅܱo¤é¯q­«­n¡A¤×¨ä¬O¨t²Î¥\¯à¥Î¥i½sµ{ÅÞ¿è¾¹¥ó¹ê²{ªº¤ñ­«¤£Â_¼W¥[¡A
¹ï¥\¯Ó´£¥X¤F§ó°ªªº­n¨D¡CµM¦Ó¡AÁöµMCPLD¯à°÷¹ê²{§C¥\¯Óªº¥Ø¼Ð¡A¦ý¥\¯à¤W«o¦³©Ò
¤í¯Ê¡FÁöµMFPGA¥\¯à§¹³Æ¡A¦ý¨ä¥\¯Ó«o©¹©¹«Ü°ª¡FASIC¾¨ºÞ¥i¥H¹ê²{§C¥\¯Ó¤Î§¹³Æ¥\
¯à¡A¦ý¨ä¶}µo¦¨¥»«o«Ü°ª¡A¦Ó¥B¥«³õ¤Á¤J®É¶¡«Üªø¡C­±¹ï½Ñ¦p¦¹ÃþªºÃøÃD¡A¦³¨S¦³
§ó¦nªº¸Ñ¨M¤è®×©O¡Hµª®×¬OªÖ©wªº¡CQuickLogic¤½¥qÅÞ¿è²£«~Á`ºÊBrian Faith¥ý¥Í
¦b¥_¨Êºt¥ÜªºEclipse II £gWatt FPGA´N¬O³o¼Ëªº²£«~¡C¥¦¥i¥H¦¨¥\¦a´À¥N¥\¯Ó³Ì§C
ªºCPLD²£«~¡A­Ý³Æ©Ê¯à¡B®e¶q¤Î¤ù¤ºSRAMªº¶W§C¥\¯Ó¡B«D©ö¥¢©Ê¡B¤p«¬«Ê¸Ë¥i½sµ{ÅÞ
¿è¾¹¥óªº©Ê¯à¡C
 
¦¹³Ì·sª©¥»ªºQuickWorks¤u¨ã®M¥ó¥i¥H¬°PolarPro¾¹¥ó´£¨Ñ¤@­Ó§¹¾ãªº³]­pÀô¹Ò¡A¥]
¬Aºî¦X¡B¥é¯u¡B®É§Ç©M¥\²v¤ÀªR¡C¦P®É¡AQuickWorks ÁÙ¥]¬Aªº·sªº¥\¯à¦³¡G 

¡E¶°¦¨Precision Synthesis ºî¦X¤u¨ã¡GVHDL©MVerilogºî¦X¥i¹ïQuickLogic¾¹¥ó¶i
¦æÀu¤Æ¡A¬°RTL©MFPGA³]­p´£¨Ñ¤º¸mªº¹q¸ô¹ÏÆ[¹î¥\¯à¡A¥H¨ÏRTL¸ê·½ªº½Õ¸Õ§ó¥[®e©ö
¡C¥t¥~¡A¤¬°Ê¦¡PreciseTime¤ÞÀº¥i¥H¨³³t°õ¦æ¡§°²³]¡¨®É§Ç¤ÀªR¡A¥H¹ê²{®É§Ç³¬¦X¡C 
¡EDDRIO©MGPIO¤ä«ù¡G¤ä´©PolarPro¨t¦CªºÂù¸ê®Æ¶Ç¿é³t²vI/O ¡]DDRIO¡^©M³q¥ÎI/O
¡]GPIO¡^ªº¶°¦¨°t¸m¤¶­±¡A¥i´£¨ÑDDRIO/GPIO°t¸mªº¹Ï§ÎÆ[¹î©M¥i¿ï¾Ü¸ô®|¤ÎÀRºAÅÞ
¿è°ðªº°ð¦Cªí¡C 
¡ECCMÂQ¾É¡G¥i¬°½s¼gPolarPro¥i°t¸m®ÉÄÁºÞ²z¾¹¡]CCM¡^´£¨Ñª½Æ[¦Ó¦³®Äªº¤èªk¡A¨Ã
¯à²£¥Íª½±µ¹ê¨Ò¤Æ¨ì¥Î¤áRTL¸ê·½ªº¥i¿ï°t¸mªºHDL¡C 
¡E¥\²v­pºâ¾¹¡G¥i¦Û°Ê­pºâ¤@­Ó³]­p¤¤ªº¤j¬ù¥\¯Ó 

Ãö©óQuickWorks 
³o­Ó¥þ­±ªºQuickLogic FPGA³]­pÀô¹Ò¥]¬A§¹¾ãªº¿nÅé¹q¸ô¹Ï©M°ò©óHDLªº³]­p¤Jªù¡B
HDL»y¨¥½s¿è¾¹©M³]­p«ü«n¡BMentor GraphicsªºÅÞ¿èºî¦X¤ä´©¡B100%ªº¥þ¦Û°Ê§G§½¤Î
§G½u¡BÀRºA®É§Ç¤ÀªR¡BVerilog©MVHDL¥\¯àªº®É§Ç¥é¯u¤ä´©¥H¤Î²Ä¤T¤è³]­p¤u¨ã¤¶­±¡C
¹ï©ó¥\²v±Ó·P©Î¥\²vÃöÁ䪺³]­p¡AQuickWorksÁÙ¶°¦¨¤FPowerAwareÅÞ¿è§G§½¡B¥\²v¥é
¯u©M¥\²v­pºâ¥\¯à¡C 
¦b³nÅé©MIP Core¤ä´©¤è­±¡AQuickWorks³nÅé9.8ª©¤ä´©Eclipse II FPGA²£«~¨t
¦C¡A¦P®ÉÁÙ´£¨Ñ°w¹ïEclipse II FPGAªºIP Core¡A¨Ò¦pPCI¤¶­±¡BMemory¤¶­±¡B
SDRAM¡BDSP¤Î¨ä¥L±`¥Îªº¥~³]¥\¯à¡C


¡@


-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=